El sistema Horus (llamado así por el antiguo dios egipcio Horus ), desarrollado por Newisys para AMD , fue creado para permitir que las computadoras basadas en procesadores AMD Opteron superen la limitación actual de las arquitecturas de 8 procesadores (8zócalos de procesador) . Los procesadores Opteron son compatibles con el bus coherente de caché HyperTransport (ccHT) para una comunicación multiprocesador "sin interrupciones" entre procesadores físicos, pero como solo puede haber un máximo de tres interfaces ccHT por chip, los sistemas están limitados a un máximo de 8 ranuras. El bus HyperTransport también tiene una longitud limitada y no admite interfaces externas para la comunicación externa.
El sistema Horus elude estas limitaciones al crear un pseudo-Opterona, un chip Horus que se conecta a cuatro Opterons reales a través del bus HyperTransport. Dado que los Opteron están agrupados en un sistema de cinco procesadores, se convierte en un nodo base de Horus (llamado 'cuádruple' por el número de procesadores reales). El chip Horus también implementa una interfaz externa opcional (basada en los estándares InfiniBand ) capaz de comunicarse con hasta otros ocho nodos Horus. El chip gestiona las conversiones de señal necesarias entre las comunicaciones ccHT internas y externas. Cuando los procesadores se colocan alrededor del chip Horus con líneas de 12 bits y funcionan a una frecuencia de 3125 MHz utilizando la tecnología InfiniBand (codificación 8b/10b), la velocidad interna efectiva de dicho sistema alcanza los 30 Gb/s.
Con 8 'quads' conectados, cada uno de los cuales admite un máximo de 4 procesadores Opteron por nodo, el sistema Horus permite combinar un total de 32 procesadores físicos en una sola máquina. También se admitirán chips de doble núcleo y futuros de cuatro núcleos, lo que permitirá combinar más de cien núcleos de procesador en un solo sistema.