Coincidiendo con el procesador 80486, en abril de 1989, Intel lanzó el conjunto de chips de la serie 420. Esto permitió a los fabricantes comenzar la producción de placas base casi de inmediato, y las primeras placas de la serie 486 aparecieron solo unos meses después.
i420TX Saturno
|
i420ZX Saturno II
|
i420EX Aries
|
conjunto de chips | nombre clave | Fecha de lanzamiento | Procesador instalado | Neumático | multiprocesador | RAM , tipo | RAM: máximo | Detección y corrección de errores : Paridad / Corrección |
Cache | Compatibilidad con la versión PCI |
---|---|---|---|---|---|---|---|---|---|---|
420TX | Saturno | noviembre de 1992 | Tipo 80486 , nivel de potencia 5 V | Bus lateral frontal , frecuencia de hasta 33 MHz | No | FPM | 128 MB | Paridad | Asíncrono, WT | 1.0 |
420ZX | Saturno II | marzo de 1994 | Tipo 80486, nivel de potencia 5 V / 3,3 V | Front Side Bus, frecuencia hasta 33 MHz | No | FPM | 160 MB | Paridad | Asíncrono, WT/WB | 2.1 |
420EX | Aries | marzo de 1994 | Tipo 80486, nivel de potencia 5 V / 3,3 V | Bus lateral frontal, frecuencia hasta 50 MHz | No | FPM | 128 MB | Paridad | Asíncrono, WT/WB | 2.0 |
Conjuntos de chips fabricados por Intel para admitir placas base de sus procesadores de quinta generación, que recibieron el nombre comercial Pentium (anteriormente con el nombre en código P5).
Reemplazaron los conjuntos de chips que brindan soporte para los procesadores de la generación 486 .
La próxima generación de procesadores, Pentium Pro , Pentium II , Pentium III , Celeron y Xeon , recibió soporte en los nuevos conjuntos de chips.
i430FX PCIset, también conocido comercialmente como Triton ; designación técnica en la documentación de Intel: i430FX (corta), i82430FX (completa).
Ingredientes del conjunto de chips:
Diseñado para funcionar con procesadores Pentium (y similares) que funcionan a 50, 60, 66 MHz.
El controlador de memoria integrado en el chipset admite un bus de memoria de 64 bits, de 4 a 128 MB de RAM, FPM DRAM o EDO DRAM de 32 bits, 5 RAS, voltaje de alimentación de 3,5 V y temporización de 60 o 70 ns.
El controlador de caché L2 integrado en el conjunto de chips admite caché de 256 o 512 KB, tecnología de reescritura , SRAM de ráfaga estándar y de ráfaga canalizada ( tiempo de ciclo de lectura/escritura de acceso de caché 3-1-1-1, ciclo de lectura consecutivo 3- 1-1-1-1-1-1-1 ).
Soporte de neumáticos:
nombre clave | Composición del conjunto de chips | Fecha de lanzamiento | Procesador instalado | multiprocesador | Cache | RAM : tipo, máximo | Neumático | notas | ||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
ES UN | EISA | VLB | PCI | USB | ||||||||||
i430LX Mercury primer conjunto de chips Pentium |
con ISA
|
con EISA
|
marzo de 1993 | Pentium 60/66 MHz Toma 4 , 5 voltios |
una CPU | Hasta 512 KB de caché L2 | Admite hasta 128(192) [1] MB de memoria FPM | Sí | Sí | si, 2.0 | La interfaz IDE admite el modo PIO4 | |||
i430NX Neptuno | con ISA
|
con EISA
|
marzo de 1994 | Pentium 75-133 MHz Zócalo 5 5/3,3 voltios |
dos CPU | Admite hasta 512 MB de memoria tipo FPM | Sí | Sí | si, 2.0 | |||||
i430FX Tritón (i430FX PCIset, Intel 430FX, i430FX, 82430FX). Variante i430JX : Tritón B, SB82437JX |
|
enero de 1995 | Pentium 75-133 MHz Zócalo 5 5/3,3 voltios |
una CPU | Caché L2 de hasta 512 KB, caché asíncrono o caché de ráfaga canalizada. Los primeros 64 MB de memoria se almacenan en caché. |
Admite hasta 128 MB de memoria FPM o EDO | Sí | si, 2.0 | ||||||
Conjunto de chips móvil i430MX Ariel . Igual que i430FX + compatibilidad con APM |
||||||||||||||
i430VX Tritón VX | SB82437VX (TVX), S82438VX x2 (TDX), SB82371SB (PIIX3) | febrero de 1996 | Pentium 75-133 MHz |
una CPU | Caché L2 de hasta 512 KB, caché de ráfaga canalizada. Los primeros 64 MB de memoria se almacenan en caché. |
Admite hasta 128 MB de memoria FPM, EDO o SDRAM (PC66). Debido a las limitaciones del conjunto de chips, solo se admiten chips SDRAM de baja densidad. Por lo tanto, para obtener SDRAM de 128 MB, fue necesario utilizar módulos de doble cara de "dos pisos" con 32 chips en cada uno. | Sí | Sí, 2.1 | Sí, 1.0 | |||||
i430HX Tritón II Variante de i430JHX : Tritón II B, FW82439JHX |
FW82439HX (TXC), SB82371SB (PIIX3) o S82374SB + S82375SB | febrero de 1996 | Pentium 75-133 MHz |
dos CPU | Caché L2 de hasta 512 KB, caché de ráfaga canalizada. Se almacena en caché toda la cantidad de memoria (siempre que se instale un chip de caché de etiquetas de capacidad suficiente; de lo contrario, los primeros 64 MB) |
Admite hasta 512 MB de memoria FPM o EDO | Sí | Sí | Sí, 2.1 | |||||
Tritón móvil i430TX II | FW82439TX (MTXC), FW82371AB (PIIX4) | febrero de 1997 | Pentium 75-133 MHz |
una CPU | Caché L2 de hasta 512 KB, caché de ráfaga canalizada. Los primeros 64 MB de memoria se almacenan en caché |
Admite hasta 384 MB FPM/EDO/SDRAM (PC66) (cinco bancos de memoria, hasta tres DIMM) | Sí | Sí, 2.1 | Sí, 1.1 |
Conjuntos de chips fabricados por Intel para admitir placas base para sus propios procesadores P6 de sexta generación .
Brindó soporte para microprocesadores Pentium Pro , Pentium II , Pentium III , Celeron y Xeon .
Reemplazaron los conjuntos de chips que brindan soporte para la generación de procesadores Pentium P5 . A su vez, fueron reemplazados por chipsets de la serie 800 .
El primer procesador de la arquitectura P6 fue el procesador Pentium Pro, anunciado el 1 de noviembre de 1995 , dirigido al mercado de estaciones de trabajo y servidores . Los procesadores Pentium Pro se lanzaron en paralelo con los procesadores de arquitectura P5 ( Pentium y Pentium MMX ) diseñados para computadoras personales . El 7 de mayo de 1997, Intel anunció el procesador Pentium II, que reemplazó a los procesadores de arquitectura P5.
En el año 2000, la arquitectura P6 en el mercado de procesadores de escritorio y servidor fue reemplazada por la arquitectura NetBurst , sin embargo, la arquitectura P6 se desarrolló en los procesadores móviles Pentium M y Core . En 2006, los procesadores de la arquitectura NetBurst fueron reemplazados por los procesadores de la familia Core 2 Duo , cuya arquitectura es también una evolución de la arquitectura P6 [2] [3] .
El primer conjunto de chips de arquitectura DIB (Dual Independent Bus) de Intel que brinda soporte para AGP , una extensión DIB que triplica el rendimiento del enlace de datos del caché del procesador . El conjunto de chips está optimizado para procesadores Pentium II que se ejecutan a 66MHz Host Bus (GTL+). Se ha implementado el protocolo SMP ( Full Symetric Multi-Processor Protocol ) [4] que proporciona el trabajo de dos procesadores .
Arbitraje paralelo de cuatro puertos del bus del procesador, bus de gráficos, bus PCI y bus de memoria SDRAM : la tecnología QPA ( Aceleración de cuatro puertos ) ha mejorado significativamente el rendimiento del sistema .
El controlador de memoria integrado admite hasta 512 MB de SDRAM (PC66) o hasta 1 GB de EDO DRAM (50, 60 ns). Interfaz de memoria de 64/72 bits de ancho ( corrección de errores ECC ), 8 RAS. Las dos configuraciones de memoria, matriz de memoria grande y matriz de memoria pequeña , admiten cuatro módulos DIMM (8 filas) y tres módulos DIMM (6 filas) con chips de memoria de 4, 16 y 64 Mb. La interfaz SMBus le permite activar el mecanismo SPD ( Serial Presence Detect ) , que facilita la optimización de la configuración del módulo de memoria.
El conjunto de chips admite PCI Rev.2.1 33 MHz, la instalación de cinco ranuras de bus PCI; AGP Rev.1.0 con modos 1X/2X 66/133MHz, 3.3V; dos puertos de bus USB, dos puertos UltraDMA/33, ACPI .
Comparado con el 440FX PCIset, con más funcionalidad, el número de chips se ha reducido de tres a dos:
conjunto de chips móvil . Contiene: puente norte i440LX y puente sur PIIX4e en un solo chip.
Más barato i440LX
FW82443EX, FW82371EBUno de los conjuntos de chips más masivos, la cantidad de kits vendidos superó los 100 millones de unidades.
FW82443BX, FW82371EB. BGA de 492 pines (82443BX)Nota: en las placas de muchos fabricantes, el chipset también funcionaba a una frecuencia de 133 MHz, sin embargo, no proporcionaba operación AGP a la frecuencia estándar debido a la falta de un divisor adecuado.
versión del servidor i440BX
Consta de dos fichas:
Móvil i440BX
FW82443DX, FW82371EBMás barato i440BX
FW82443ZX, FW82371EBConsta de dos fichas:
De acuerdo con la política de marketing de Intel, está optimizado para la configuración inicial de una computadora con factor de forma MicroATX , Base: funciona con procesadores Celeron en un diseño PPGA (para un zócalo de procesador socket 370 ) con una frecuencia FSB de 66 MHz.
Debido a su enfoque original en el poderoso mercado de servidores, no es compatible con AGP.
Producido en dos versiones
Consta de cuatro fichas:
Cada PBX admite la siguiente interfaz de bus: dos buses PCI independientes de 32 bits y 33MHz Rev.2.1 o un bus PCI de 64 bits y 33MHz Rev.2.1.
Cada RCG admite hasta cuatro bancos de memoria.
El conjunto PCIset i450NX de dos RCG, cuatro MUX, dos PXB y un MIOC disipa 47 W a 3,3 V.