fei teng | |
---|---|
UPC | |
Producción | 2010 |
Fabricante | |
Frecuencia de la CPU | 0,8-1 GHz |
Producción tecnológica | 65nm _ |
Conjuntos de instrucciones | SPARC V9 |
Numero de nucleos | ocho |
conector |
|
Núcleos |
FeiTeng ( chino: 飞腾 , pinyin fēiténg , pall . feiteng ) es una línea de unidades centrales de procesamiento desarrolladas en China [2] en la Universidad Nacional de Tecnología de Defensa por un equipo dirigido por el profesor Xing Zuocheng [3] .
El procesador FeiTeng-1000 es la tercera generación de la familia de procesadores YinHeFeiTeng (银河飞騰, YHFT), desarrollado bajo la dirección del profesor Xing Zuocheng [3] . La primera generación de YHFT implementó una arquitectura de clase EPIC que era totalmente compatible de forma nativa con Intel Itanium 2. La segunda generación, FT64 , era un sistema en chip de un procesador de propósito general y un procesador de flujo de 64 bits. Estos procesadores se utilizaron en computadoras YinHe (银 河) como acelerador. [cuatro]
El siguiente modelo después del FT-1000 fue el FeiTeng-1500 de 16 núcleos.
Producido según la tecnología de proceso de 65 nm, consta de 350 millones de transistores. [5] FeiTeng-1000 es compatible con SPARC v9. Es posible que se haya realizado utilizando los desarrollos del proyecto OpenSPARC. [6]
En la supercomputadora Tianhe-1A , 1024 nodos de servicio [1] [2] tienen un total de 2048 procesadores FeiTeng 1000 (2 chips por nodo). Cada procesador tiene 8 núcleos y admite 64 subprocesos. Opera en frecuencias de 800-1000 MHz. 3 canales HT, 4 controladores DDR3 (frecuencia base de 400 MHz [1] ), canal PCIe 2.0 x8 [7] están integrados en el chip
La caché L2 se divide en 8 partes, 2 partes para cada controlador de memoria. La conexión entre los núcleos y la memoria caché se realiza a través de la barra transversal de la memoria caché. [una]
Los procesadores FeiTeng-1500 [8] y FeiTeng-2000 fueron planeados para su uso en las próximas generaciones de computadoras TianHe. [1] [4]
La supercomputadora Tianhe-2 cuenta con poco más de 4.000 procesadores Galaxy FT-1500 de 16 núcleos con arquitectura Sparc v9, fabricados con tecnología de proceso de 40 nm, operando a una frecuencia de 1,8 GHz con una disipación de calor de 65 W [9] . El rendimiento del FT-1500 es de 115-144 GFLOPS; cada uno de sus núcleos ejecuta hasta 8 subprocesos intercalados y puede realizar operaciones SIMD de 256 bits, incluido FMA (multiply-add). Para cada núcleo, la memoria caché está disponible, funcionando a 2 GHz, con volúmenes: instrucciones L1 de 16 KB, datos L1 de 16 KB, L2 de 512 KB; también está disponible una memoria caché L3 de 4 MB compartida para todos los núcleos (4 bancos de 1 MB con asociatividad de 32 canales, un banco por celda de 4 núcleos), utiliza un protocolo de coherencia mediante un directorio . El chip FT-1500 es un sistema en un chip y, además de los núcleos y la memoria caché, contiene: [10]