AbrirVPX

OpenVPX es el  estándar de la industria VITA 65 para el nivel de sistema de los sistemas de procesadores integrados de la especificación VPX , diseñado para garantizar la compatibilidad total de los módulos VPX de diferentes fabricantes. [1] [2]

El estándar OpenVPX 1.0 (VITA 65) define varios perfiles de sistema y cómo implementan el conjunto correspondiente de especificaciones de VITA 46.x. La primera versión de la especificación VITA 65, desarrollada por OpenVPX Industry Working Group de 28 empresas, fue ratificada por la VSO (VITA Standards Organisation) como estándar a principios de 2010.

Ejecución de módulos

La especificación OpenVPX estandariza los módulos de formato 3U y 6U .

Interfaces

Un análisis comparativo de las características de OpenVPX (VITA 65) y VPX (VITA 46) reveló una serie de diferencias entre ellos, cuya clave es el soporte en la especificación VITA 65 para tasas de transferencia de datos más altas a través de conexiones de contacto. Por ejemplo, en lugar de 3,125 Gbps (2,5 Gbaudios) en la versión anterior de VITA 46.0, VITA 65 puede transferir hasta 6,25 Gbaudios por par de pin diferencial, también de acuerdo con el estándar de interfaz PCI Express Gen 2. [ 2]

Tarjeta Mezzanine FPGA

FPGA Mezzanine Card (FMC) es un formato de módulo intermedio utilizado en sistemas OpenVPX como placas funcionales [2] . El diseño de los módulos está determinado por la especificación VITA 57. Las placas FMC tienen dimensiones de 69 × 76,5 mm, o con un tamaño doble: 139 × 76,5 mm. También hay dos tipos de conectores que tienen las mismas dimensiones pero difieren en el número de pines utilizados: la versión Low Pin Count (LPC) utiliza 160 pines (4 filas de 40 láminas de contacto) y la versión High Pin Count (HPC) utiliza 400 (10 filas de pines). 40 contactos).

Los FMC se utilizan más ampliamente como ADC , DAC y convertidores de medios de E/S digital.

Principales fabricantes de equipos

Véase también

Notas

  1. Robert Cooper. OpenVPX: arquitecturas para computación integrada de alto rendimiento. // Decimotercer Taller Anual sobre Computación Embebida de Alto Rendimiento (HPEC2009). - 22-24 de septiembre de 2009. - Instituto Tecnológico de Massachusetts, Laboratorio Lincoln. — http://www.ll.mit.edu/HPEC/agendas/proc09/Day1/F2_1600_Cooper_presentation.pdf Archivado el 3 de julio de 2010 en Wayback Machine .
  2. 1 2 3 Slyusar V. I. Sistemas informáticos integrados para entornos hostiles: estándares VITA 65 y VITA 46. //Electrónica: ciencia, tecnología, negocios. - 2010. - No. 6. - C. 86 - 92.- http://www.slyusar.kiev.ua/OPENVPX.pdf Copia de archivo fechada el 24 de febrero de 2014 en Wayback Machine

Enlaces