CompactPCI PlusIO

La versión actual de la página aún no ha sido revisada por colaboradores experimentados y puede diferir significativamente de la versión revisada el 9 de agosto de 2017; las comprobaciones requieren 5 ediciones .

CompactPCI PlusIO es el  estándar de la industria PICMG 2.30 para sistemas informáticos integrados , que se convirtió en el estándar de transición de la especificación PICMG 2.0 CompactPCI a CompactPCI Serial [1] [2]

La especificación PICMG 2.30 CompactPCI PlusIO se adoptó el 16 de febrero de 2009. [3]

Interfaces

Una característica de la especificación PICMG 2.30 CompactPCI PlusIO es la compatibilidad con las interfaces PCI Express , Ethernet , SATA, SAS y USB mientras se mantiene la interoperabilidad con la versión de 32 bits del bus CompactPCI . Esto se logra mediante el uso del antiguo conector J1, que proporcionaba el funcionamiento de la ranura de 32 bits del sistema CompactPCI, y la nueva versión del conector J2, anteriormente mal utilizado en soluciones de 32 bits para transmitir señales de E/S al módulos traseros ( E/S traseras ) [2] .

El conector J2 UHM ( métrico ultraduro ) fue desarrollado por 3M [4] y diseñado para ser compatible con los conectores métricos IEC 61076-4-101 de 2 mm (espaciado de PCB) estándar y de uso común. El conector UHM-S110B3-5AP1-TG30 tiene 5 filas de 22 pines (total 110 pines).

La tecnología de blindaje 'Virtual Coaxial Block' de 3M reduce la diafonía, lo que permite que los conectores hembra UHM alcancen velocidades de datos de hasta 7 Gb/s. La fluctuación de la señal a una velocidad de datos de 5 Gb/s no supera los 100 ps. Esto crea las condiciones para la implementación sobre esta base de la interfaz PCI Express Gen.2 . [2] .

La ranura PCIMG 2.30 admite [2] :

Esta gama de interfaces permite que la ranura del sistema admita la conexión de, por ejemplo, cuatro tarjetas periféricas CompactPCI Express tipo 2.

Al mismo tiempo, en el modo de transferencia de datos sobre un canal de los cuatro carriles PCI Express de segunda generación, se puede garantizar una tasa de transferencia de aproximadamente 800 MB/s, que es 8 veces más que sobre la interfaz paralela de 32 bits del conector J1, operando a una frecuencia de reloj del bus PCI de 33 MHz.

La especificación del conector prevé una carga de corriente máxima en el par de contactos de 1 A a una temperatura de +70 grados. C. Rango de temperatura de funcionamiento - 55 - +125 grados. DE.

Véase también

Notas

  1. PICMG 2.0 Archivado desde el original el 26 de junio de 2012.
  2. 1 2 3 4 Slyusar V. I., Trotsko A. A. Implementación de PCI Express en CompactPCI - intento No. 2. // Electrónica: ciencia, tecnología, negocios. - 2010. - No. 7. - C. 72 - 81. - http://www.slyusar.kiev.ua/Slusar_CPCI_S.pdf Copia de archivo fechada el 4 de marzo de 2016 en Wayback Machine
  3. Manfredo Schmitz. PICMG 2.30 CompactPCI® PlusIO. 7 de octubre  de 2009
  4. Zócalo de ajuste a presión métrico ultra duro (UHM) de 3M™./Soluciones de interconexión de la división de soluciones electrónicas de 3M. — http://www.3M.com/interconnects/ Archivado el 24 de enero de 2001 en Wayback Machine .