Zilog Z180 | |
---|---|
UPC | |
| |
Producción | 1986 |
Fabricante | |
Frecuencia de la CPU | 6-33 MHz |
conector | |
Núcleos | |
Zilog Z80Zilog Z280 |
El Zilog Z80180 es un procesador de 8 bits desarrollado por Hitachi como HD64180 en 1985. El Hitachi HD64180 "Super Z80" fue licenciado y vendido posteriormente por Zilog como Z64180 y con algunas mejoras como Zilog Z180. Gran parte del software desarrollado para el Z80 también podría usarse con el Z180. La familia de procesadores Z180 aportó un gran rendimiento y muchas funciones integradas, como un generador de frecuencia, contadores/temporizadores de 16 bits, un controlador de interrupciones, puertos serie y un controlador DMA . La unidad de gestión de memoria integrada en el chip ( ing. MMU - unidad de gestión de memoria ) tenía la capacidad de direccionar 1 MB de memoria.
El Z180 tiene una unidad de ejecución segmentada que procesa la mayoría de las instrucciones en menos ciclos de reloj que el Z80. El grupo de instrucciones más avanzado incluye instrucciones de bloque; por ejemplo, como LDIR, CPIR, INIR y OTDR. Este tipo de instrucción requiere 21 estados de transición para ejecutarse por iteración; Se requieren 14 estados t en el Z180.
El DMAC incorporado hace posible transferir memoria de bloque más rápido que las instrucciones LDIR/LDDR. El generador de estado inactivo en el chip permite el acceso selectivo a hardware demasiado lento usando un filtro de dispositivo, como se hace para el teclado "oculto" TRS-80 Modelo 4. El ASCI incorporado permite puertos seriales RS-232 adicionales.
El Z180 no ejecutará instrucciones Z80 "no documentadas", especialmente aquellas que acceden a los registros de índice IX e IY como mitades de 8 bits. La CPU Z180 las trata como instrucciones no válidas y, en consecuencia, ejecuta la trampa de instrucciones no válidas al redirigir el registro de la PC a la dirección cero.
chip | Velocidad (MHz) | Temporizadores | E/S | Com. contr. | Otros |
---|---|---|---|---|---|
Z80180 | 6, 8, 10 | 2 | N/D | UPC | MMU de 1 MB, 2xDMA, 2xUART |
Z80181 | diez | una | dieciséis | UPC | MMU de 1 MB, 2xDMA, 2xUART |
Z80182 | 16, 33, 20 | 0 | Reloj Serie, 24 | ESCC, CSIO, UART | S180 Megacell, 2xESCC canales, 16550 MIMIC |
Z80195 | 20, 33 | cuatro | 7/24 | SCC, CSIO, UART | |
Z8L180 | veinte | 2 | serie de reloj | CSIO, UART | MMU de 1 MB, 2xDMA, 2xUART, funcionamiento de 3,3 V |
Z8L182 | veinte | 0 | serie de reloj | ESCC, CSIO, UART | S180 Megacell, 2xESCC canales, 16550 MIMIC, operación 3.3V |
Z8S180 | 10, 20, 33 | 2 | serie de reloj | UART, DMA, I2C, SPI | MMU de 1 MB, 2xDMA, 2xUART |
Microprocesadores Zilog | |
---|---|
serie Z80 | |
serie Z8000 |
|
Microcontroladores |
|
Compatible con Z80 |
|