Zilog Z280

La versión actual de la página aún no ha sido revisada por colaboradores experimentados y puede diferir significativamente de la versión revisada el 10 de junio de 2018; la verificación requiere 1 edición .
Zilog Z280
UPC

Microprocesador Zilog Z280 en paquete PLCC
Producción julio de 1987
Fabricante
Frecuencia de la CPU 6-33  MHz
conector
Núcleos
Zilog Z180Zilog Z380

Zilog Z280  es un microprocesador de 16 bits con una arquitectura mejorada en comparación con el Z80 , lanzado en julio de 1987 . En este procesador, se agregó una unidad de administración de memoria (MMU - memory management unit ) para expandir la cantidad de memoria direccionable hasta 16  MB , funciones adicionales para multitarea , multiprocesamiento , un coprocesador , un caché de 256 bytes y una gran cantidad de nuevos instrucciones y modos de direccionamiento de memoria (más de 2000 combinaciones). Es capaz de manejar eficientemente operaciones de datos de 32 bits, incluyendo multiplicación de hardware, división y expansión de signos. Ofrece modos de operación de supervisor y usuario y, además, separa los espacios de direcciones de datos e instrucciones en ambos modos (para un total de cuatro espacios de direcciones posibles). A diferencia del Z80, el Z280 utiliza un circuito multiplex para los buses de direcciones y datos. Arquitectónicamente cercano al proyecto Zilog Z800 de 1985 . El reloj interno era 2 o 4 veces el reloj externo (es decir, procesador de 16 MHz con bus de 4 MHz). Las mejoras posteriores en la familia Z80 han tenido más éxito, como la Hitachi HD64180 y la Zilog eZ80 .

Enlaces